全志 H6 芯片分析
芯片框图

该处理器采用4核架构设计。
该处理器基于ARMv8架构设计,并且完全向后兼容ARMv7架构。
此外,它还支持AArch64指令集。
该处理器还集成有专用浮点处理单元VFP。
这些技术显著提升了多媒体及信号处理算法的性能。
然而,在实际应用中需要特别注意其仅适用于整数运算以及单精度浮点运算的操作特性。
值得注意的是,该处理器不仅具备专用浮点处理单元VFP的支持能力,
而且能够处理单精度及双精度浮点运算并符合IEEE-754标准。
进一步了解两种技术的具体差异请参考NENO/VFP
两个Mali-T720 GPU 处理器
两个不同容量的二级缓存分别占据51KB和128KB的空间;作为位于主存储器与中央处理器之间的高速缓冲层,在数据处理过程中发挥着关键作用。
外设:USB 2.0接口(主机/OTG模式)、USB 3.0主机端口、PCIe 2.0硬盘接口、SDIO 3.0总线、带MAC地址的以太网总线(支持10/100Mbit/s)、千兆以太网媒体访问控制协议(MAC地址支持1Gbit/s)、ISO7816接触式读卡协议2个实例、低精度ADC通道4个、帧中继网络接口、PWM信号输出通道4个、UART端口5个、I2C总线5条以及SPI总线2条
系统接口包括Power Management Unit(PMU)、Standard I/O Interface(JTAG)、Temperature Sensor、Phase-Locked Loop(PLL)、Oscillator(OSC)以及Performance Monitor(PerfMon)。
内存接口有DDR、EMMC、NAND Flash、SPI NOR/NAND Flash、SD/TF Card。
音频输入:采用I2S/PCM(7.1)和麦克风MIC。
音频输出:包括I2S/PCM(7.1)及SPDIF(索尼与菲利普所开发的数字音频接口),并提供立体声输出Audio L/R。
视频输入:支持CSI相机接口及四个TS输入端。
视频输出:包括CVBS、HDMI 2.0a接口以及RGB多端口输出。
视频编码至解码:涉及从编码到解码的一系列过程——具体包括图像编码与解码以及图像引擎等环节;此外还有一个称为"记忆混乱"的安全存储模块?(该模块的具体作用尚不明确)。
待补充:
